English  |  正體中文  |  简体中文  |  Items with full text/Total items : 26441/27037 (98%)
Visitors : 11777119      Online Users : 404
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
Scope Tips:
  • please add "double quotation mark" for query phrases to get precise results
  • please goto advance search for comprehansive author search
  • Adv. Search
    HomeLoginUploadHelpAboutAdminister Goto mobile version


    Please use this identifier to cite or link to this item: http://ir.lib.ksu.edu.tw/handle/987654321/2019


    Title: 場規劃邏輯閘型電路於不斷電系統之市電鎖相迴路應用
    Authors: 黃彥彰
    王耀輝
    曹維振
    蘇裕傑
    彭國豪
    Date: 2006-07-13
    Issue Date: 2009-08-11 01:00:33 (UTC+8)
    Abstract: 鎖相迴路在不斷電系統領域中,係為保持其換流器輸出電壓與市電輸入端電壓相位同步,如此一來當換流器故障時,連接於不斷電輸出端之電力負載才可順利經旁路開關跳接回原電力系統端持續受電。本專題即在研究運用FPGA型數位邏輯設計電路技術,設計一數位鎖相迴路,本專題規劃先由外部一市電電壓零點偵測電路產生電壓零交越點觸控訊號,送入FPGA板內後,透過計數器產生正弦表相對位址訊號,進而取得內建函數表之正確正弦函數值,並以脈波寬度調變方式輸出鎖相波形訊號,最後在於輸出端設計一低通濾波器電路,濾除PWM載波訊號,以提供後級電路一精準之正弦電壓訊號。本專題所擬電路,其內建正弦函數表僅需以四分一週期儲存,因此可有效減少電路所需使用之記憶體深度,進而化簡電路,降低電路製作的材料成本。由電腦模擬與實驗證明本文所提方法具可行性,應具實用參考價值。
    Appears in Collections:[電子工程系所] 學生專題

    Files in This Item:

    File Description SizeFormat
    專題製作.pdf997KbAdobe PDF2613View/Open


    All items in KSUIR are protected by copyright, with all rights reserved.


    本網站之所有圖文內容授權為崑山科技大學圖書資訊館所有,請勿任意轉載或擷取使用。
    ©Kun Shan University Library and Information Center
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - Feedback