Kun Shan University Institutional Repository:Item 987654321/12896
English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 26776/27372 (98%)
造访人次 : 13739092      在线人数 : 498
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜寻范围 查询小技巧:
  • 您可在西文检索词汇前后加上"双引号",以获取较精准的检索结果
  • 若欲以作者姓名搜寻,建议至进阶搜寻限定作者字段,可获得较完整数据
  • 进阶搜寻


    jsp.display-item.identifier=請使用永久網址來引用或連結此文件: http://ir.lib.ksu.edu.tw/handle/987654321/12896


    题名: 電源nLDMOS元件源/汲極工程探討研究
    作者: 陳勝利;吳宗賢;陳勛祥
    贡献者: 電機工程系
    关键词: 靜電放電;閂鎖效應;觸發電壓;保持電壓;臨界電壓;適應層
    Electrostatic Discharge;Latch-up effect;Trigger Voltage;Holding Voltage;threshold voltage;adaptive layer
    日期: 2010-12-03
    上传时间: 2010-12-16 15:27:59 (UTC+8)
    出版者: 台南縣:崑山科技大學
    摘要: 本篇論文,我們主要是針對高壓元件 nLDMOS 的閂鎖
    效應(Latch-up)可靠性問題進行改善研究,也就是利用源
    極(Source)工程改善該元件閂鎖效應。有兩個重要物理
    參數分別是保持電壓(Holding Voltage) 和觸發電壓
    (Trigger Voltage)可用來判斷此高壓元件對於閂鎖問題
    的免疫力和實際應用上的導通速度。本次研究結果最後
    可得個結論:源極/汲極工程可有效地使觸發電壓降低和
    保持電壓的提升,可有效地使閂鎖效應得到改善。
    For the HV device latch-up reliability problem, both drain-side and source-side engineering by adding Nad and Pad layers to obtain a weak snapback characteristic nLDMOS are investigated in this work. It is a novel method to reduce trigger voltage(Vt1) and to increase holding voltage(Vh) for the latch-up immunity and turn-on speed. These efforts will be very suitable for the HV power management IC applications. From this work, it is can be concluded that the trigger voltage and holding voltage of an HV nLDMOS device can be more effective improved by the source/drain-side engineering.
    關聯: 第31屆電力工程研討會
    显示于类别:[電機工程系所 ] 2010第卅一屆電力工程研討會

    文件中的档案:

    档案 描述 大小格式浏览次数
    H0024 論文本文.pdf337KbAdobe PDF4351检视/开启


    在KSUIR中所有的数据项都受到原著作权保护.


    本網站之所有圖文內容授權為崑山科技大學圖書資訊館所有,請勿任意轉載或擷取使用。
    ©Kun Shan University Library and Information Center
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 回馈